Guon drege problemen yn ferbân mei hege-snelheid PCB, hawwe jo oplost jo twifels?

Ut PCB world

 

1. Hoe te beskôgje impedance matching by it ûntwerpen fan hege-snelheid PCB design skema?

By it ûntwerpen fan hege-snelheid PCB circuits, impedance matching is ien fan de ûntwerp eleminten.De impedânsjewearde hat in absolute relaasje mei de bedradingmetoade, lykas kuierjen op 'e oerflaklaach (microstrip) of ynderlike laach (stripline / dûbele stripline), ôfstân fan 'e referinsjelaach (krêftlaach of grûnlaach), wiringbreedte, PCB-materiaal , ensfh Beide sille beynfloedzje de karakteristike impedance wearde fan it spoar.

Dat wol sizze, de impedânsjewearde kin wurde bepaald nei bedrading.Algemien kin de simulaasjesoftware gjin rekken hâlde mei guon diskontinue bedradingsbetingsten fanwegen de beheining fan it circuitmodel of it brûkte wiskundige algoritme.Op dit stuit kinne allinich guon terminators (beëiniging), lykas searjeresistinsje, reservearre wurde op it skematyske diagram.Ferljochtsje it effekt fan diskontinuïteit yn spoarimpedânsje.De echte oplossing foar it probleem is om te besykjen om impedânsje-diskontinuïteiten te foarkommen by bedrading.
byld
2. As der meardere digitale / analoge funksje blokken yn in PCB board, is de konvinsjonele metoade te skieden de digitale / analoge grûn.Wat is de reden?

De reden foar it skieden fan 'e digitale / analoge grûn is om't it digitale circuit lûd sil generearje yn' e krêft en grûn by it wikseljen tusken hege en lege potensjes.De grutte fan it lûd is relatearre oan de snelheid fan it sinjaal en de grutte fan 'e stroom.

As it grûnfleantúch net ferdield is en it lûd generearre troch it digitale gebietsirkwy is grut en de analoge gebietsirken binne heul tichtby, sels as de digitaal-nei-analoge sinjalen net oerstekke, sil it analoge sinjaal noch altyd ynterfere wurde troch de grûn lûd.Dat wol sizze, de net-ferdielde digitaal-nei-analoge metoade kin allinich brûkt wurde as it analoge circuitgebiet fier is fan it digitale circuitgebiet dat grut lûd genereart.

 

3. Yn hege snelheid PCB design, hokker aspekten moat de ûntwerper beskôgje EMC en EMI regels?

Yn 't algemien moat EMI / EMC-ûntwerp sawol útstriele as útfierde aspekten tagelyk beskôgje.It earste heart ta it diel mei hegere frekwinsje (>30MHz) en it lêste is it diel mei legere frekwinsje (<30MHz).Dat jo kinne net allinich omtinken jaan oan 'e hege frekwinsje en de lege frekwinsje negearje.

In goede EMI / EMC design moat rekken hâlden wurde mei de lokaasje fan it apparaat, PCB stack arrangement, wichtige ferbining metoade, apparaat seleksje, ensfh oan it begjin fan de yndieling.As der foarearst gjin bettere regeling is, wurdt dat dêrnei oplost.It sil krije twa kear it resultaat mei de helte fan de ynspanning en fergrutsje de kosten.

Bygelyks, de posysje fan 'e klokgenerator moat net sa ticht mooglik wêze by de eksterne ferbining.High-speed sinjalen moatte gean nei de binnenste laach safolle mooglik.Soarch omtinken foar de karakteristike impedânsje-oerienkomst en de kontinuïteit fan 'e referinsjelaach om refleksjes te ferminderjen.De slachsnelheid fan it sinjaal dat troch it apparaat wurdt skood moat sa lyts mooglik wêze om de hichte te ferminderjen.Frekwinsje komponinten, by it kiezen fan decoupling / bypass capacitors, betelje omtinken oan oft syn frekwinsje antwurd foldocht oan de easken te ferminderjen lûd op it macht fleantúch.

Dêrneist, betelje omtinken oan it werom paad fan 'e hege-frekwinsje sinjaal hjoeddeistige te meitsje it lus gebiet sa lyts mooglik (dat is, de loop impedance sa lyts mooglik) te ferminderjen strieling.De grûn kin ek wurde ferdield om it berik fan hege frekwinsje lûd te kontrolearjen.As lêste, kieze goed de chassis grûn tusken de PCB en de húsfesting.
byld
4. By it meitsjen fan in pcb board, om hinderjen te ferminderjen, moat de grûndraad in sletten somfoarm foarmje?

By it meitsjen fan PCB-boards wurdt it lusgebiet oer it generaal fermindere om ynterferinsje te ferminderjen.By it lizzen fan de grûnline moat it net yn in sletten foarm lein wurde, mar it is better om it yn in tûke foarm te regeljen, en it gebiet fan 'e grûn moat safolle mooglik ferhege wurde.

 

byld
5. Hoe kinne jo de rûtetopology oanpasse om sinjaalyntegriteit te ferbetterjen?

Dit soarte fan netwurksinjaalrjochting is yngewikkelder, om't foar unidirectional, bidirectionele sinjalen, en ferskillende nivo-soarten sinjalen, de topology-ynfloeden ferskillend binne, en it is lestich om te sizzen hokker topology foardielich is foar de sinjaalkwaliteit.En by it dwaan fan pre-simulaasje, hokker topology te brûken is tige easken foar yngenieurs, fereaskje begryp fan circuitprinsipes, sinjaaltypen, en sels bedradingsproblemen.
byld
6. Hoe om te gean mei de yndieling en wiring om de stabiliteit fan sinjalen boppe 100M te garandearjen?

De kaai foar digitale sinjaalbedrading mei hege snelheid is om de ynfloed fan oerdrachtlinen op sinjaalkwaliteit te ferminderjen.Dêrom fereasket de yndieling fan sinjalen mei hege snelheid boppe 100M dat de sinjaalspoaren sa koart mooglik binne.Yn digitale circuits wurde hege-snelheid sinjalen definiearre troch sinjaal opkomst fertraging tiid.

Boppedat hawwe ferskate soarten sinjalen (lykas TTL, GTL, LVTTL) ferskate metoaden om sinjaalkwaliteit te garandearjen.