Bagaimana untuk mempertimbangkan padanan impedans semasa mereka bentuk skema reka bentuk PCB berkelajuan tinggi?

Apabila mereka bentuk litar PCB berkelajuan tinggi, padanan impedans adalah salah satu elemen reka bentuk.Nilai impedans mempunyai hubungan mutlak dengan kaedah pendawaian, seperti berjalan di atas lapisan permukaan (jalur mikro) atau lapisan dalam (garisan jalur/double stripline), jarak dari lapisan rujukan (lapisan kuasa atau lapisan tanah), lebar pendawaian, bahan PCB , dsb. Kedua-duanya akan menjejaskan nilai impedans ciri surih.

Maksudnya, nilai impedans boleh ditentukan selepas pendawaian.Secara amnya, perisian simulasi tidak boleh mengambil kira beberapa keadaan pendawaian dengan impedans terputus disebabkan oleh pengehadan model litar atau algoritma matematik yang digunakan.Pada masa ini, hanya beberapa penamat (penamatan), seperti rintangan siri, boleh ditempah pada rajah skema.Mengurangkan kesan ketakselanjaran dalam impedans surih.Penyelesaian sebenar kepada masalah ini ialah cuba mengelakkan ketakselanjaran impedans semasa pendawaian.