Titik naon anu kedah diperhatoskeun dina desain PCB DC-DC?

Dibandingkeun sareng LDO, sirkuit DC-DC langkung rumit sareng ribut, sareng syarat perenah sareng perenah langkung luhur.Kualitas tata perenah langsung mangaruhan kinerja DC-DC, jadi pohara penting pikeun ngarti tata perenah DC-DC

1. perenah goréng
●EMI, DC-DC SW pin bakal boga dv luhur / dt, rélatif luhur dv / dt bakal ngabalukarkeun gangguan EMI rélatif badag;
●Ground noise, garis taneuh teu alus, bakal ngahasilkeun switching noise rélatif badag dina kawat taneuh, sarta noises ieu bakal mangaruhan bagian séjén sirkuit;
●The serelek tegangan dihasilkeun dina wiring nu.Lamun wiring panjang teuing, tegangan turunna bakal dihasilkeun dina wiring, sarta efisiensi sakabeh DC-DC bakal ngurangan.

2. Prinsip umum
●Switch circuit ayeuna badag salaku pondok-gancang;
●The sinyal taneuh jeung taneuh-ayeuna tinggi (daya taneuh) anu routed misah tur disambungkeun dina titik tunggal di chip GND

①Short switching loop
LOOP1 beureum dina gambar di handap mangrupa arah aliran ayeuna nalika DC-DC pipa tinggi-sisi hurung jeung pipa low-sisi pareum.Héjo LOOP2 nyaéta arah aliran ayeuna nalika pipa sisi luhur ditutup sarta pipa sisi low dibuka;

Pikeun ngajantenkeun dua puteran sakedik-gancang sareng ngenalkeun gangguan anu kirang, prinsip-prinsip ieu kedah dituturkeun:

●Induktansi sacaket mungkin SW pin;
● Input capacitance sacaket mungkin ka pin VIN;
●The taneuh tina input sarta output kapasitor kudu deukeut jeung pin PGND.
● Paké cara peletakan kawat tambaga;

wps_doc_0

Naha anjeun badé ngalakukeun éta?

● Teuing rupa jeung panjang teuing garis bakal ningkatkeun impedansi, sarta arus badag bakal ngahasilkeun tegangan ripple rélatif luhur dina impedansi badag ieu;
● Teuing rupa jeung kawat panjang teuing bakal ngaronjatkeun induktansi parasit, sarta gandeng switch noise on induktansi bakal mangaruhan stabilitas DC-DC sarta ngabalukarkeun masalah EMI.
●The parasit capacitance na impedansi baris ngaronjatkeun leungitna switching jeung on-off leungitna sarta mangaruhan efisiensi DC-DC

②titik grounding tunggal
grounding titik tunggal nujul kana grounding titik tunggal antara taneuh sinyal jeung taneuh kakuatan.Bakal aya noise switching rélatif badag dina taneuh kakuatan, jadi perlu ulah ngabalukarkeun gangguan kana sinyal leutik sénsitip, kayaning pin eupan balik FB.

●Tinggi-ayeuna taneuh: L, Cin, Cout, Cboot nyambung ka jaringan tina taneuh luhur-ayeuna;
●Low taneuh ayeuna: Css, Rfb1, Rfb2 misah disambungkeun ka jaringan taneuh sinyal;

wps_doc_1

Di handap ieu tata perenah dewan pamekaran TI.Beureum nyaéta jalur ayeuna nalika tabung luhur dibuka, sareng biru mangrupikeun jalur ayeuna nalika tabung handap dibuka.Tata perenah di handap ieu gaduh kaunggulan ieu:

●The GND tina input sarta output kapasitor disambungkeun jeung tambaga.Nalika masang potongan, taneuh tina dua kedah dihijikeun sajauh mungkin.
●Jalur ayeuna Dc-Dc-ton na Toff pisan pondok;
●The sinyal leutik di katuhu nyaéta single-titik grounding, nu jauh tina pangaruh noise switch ayeuna badag di kénca;

wps_doc_2

3. Contona

Tata perenah sirkuit DC-DC BUCK has dirumuskeun di handap, sareng titik-titik di handap ieu dirumuskeun dina SPEC:
●Input kapasitor, tinggi-ujung MOS tabung, sarta diodes ngabentuk switching puteran anu jadi leutik tur pondok-gancang;
● Input capacitance sacaket mungkin ka pin Vin Pin;
● Mastikeun yén sakabéh sambungan eupan balik pondok tur langsung, sarta yén resistors eupan balik sarta elemen compensating sacaket mungkin mun chip;
●SW jauh ti sinyal sénsitip kayaning FB;
●Connect VIN, SW, sarta hususna GND misah ka aréa tambaga badag pikeun niiskeun chip sarta ngaronjatkeun kinerja termal jeung reliabilitas jangka panjang;

wps_doc_3

wps_doc_4

4. Nyimpulkeun

perenah sirkuit DC-DC pohara penting, nu langsung mangaruhan stabilitas gawé jeung kinerja DC-DC.Sacara umum, SPEC tina chip DC-DC bakal masihan pituduh perenah, anu tiasa dirujuk pikeun desain.